###
DOI:
工程科学与技术:2008,40(3):116-120
本文二维码信息
码上扫一扫!
基于FPGA的HDLC协议控制器
(四川大学 计算机学院,四川 成都 610064)
New HDLC Protocol Controller Based on the FPGA
摘要
图/表
参考文献
相似文献
本文已被:浏览 1984次   下载 218
投稿时间:2007-03-20    
中文摘要: 为了实现军航管制系统中雷达数据的可靠传输,根据HDLC协议的帧结构和循环冗余校验(CRC)原理,提出了一种新型的基于并行机制的HDLC协议控制器,讨论采用FPGA新技术实现 HDLC协议帧的构成、解析模块及其内部的CRC码生成、检验模块的方法。在FPGA内部采用硬件描述语言(HDL)并行设计多通道的高级数据链路控制(HDLC)协议控制器,该协议控制器有效利用FPGA的片内硬件资源,实现了并行解析和生成多通道的HDLC协议报文,提高了数据通信系统中的多通道扩展性、实时性和稳定性。
中文关键词: HDLC  FPGA  CRC生成多项式  HDL
Abstract:In order to guarantee the radar data communication in the air traffic control system, a new HDLC protocol controller based on the FPGA parallel technology was presented. In terms of the HDLC frame structure and the theory of cyclic redundancy check,the implementation of the modules, constructing and deconstructing HDLC protocol frame, producing and checking the CRC code, and adopting the FPGA new technology were discussed. A new parallel high level data link controller (HDLC) was designed using the hardware description language on the FPGA device. The HDLC protocol controller can construct or deconstruct the multi-channel HDLC protocol frames in parallel way. As a result, it improved the robust and reliability of the whole system.
keywords: HDLC  FPGA  CRC polynomial  HDL
文章编号:20080322     中图分类号:    文献标志码:
基金项目:国家自然科学基金资助项目(60705005;60736046);博士点基金资助项目(20070610031);国家863计划资助项目(2006AA12A1)
作者简介:
引用文本:
应三丛,张行.基于FPGA的HDLC协议控制器[J].工程科学与技术,2008,40(3):116-120.
.New HDLC Protocol Controller Based on the FPGA[J].Advanced Engineering Sciences,2008,40(3):116-120.